Este artigo introduz uma implementação de rádio definido por software de um transcetor baseado em OFDM para a prototipagem e teste de algoritmos da camada física de sistemas celulares 5G. A implementação utiliza ferramentas de abstração de alto nível para desenvolver e testar os algoritmos, reduzindo significativamente o tempo e o esforço necessários para testar novas propriedades. A arquitetura proposta adota FIFOs de interconexão entre cada bloco funcional, reduzindo os caminhos críticos e permitindo que projetos complexos sejam implementados a velocidades superiores.

O transcetor proposto é implementado em placas de desenvolvimento FPGA e RF comerciais. O demonstrador em tempo real, over-the-air,tem uma largura de banda flexível on-the-fly de 20 a 61,44MHz, atingindo perto de 500Mb/s.